科技是第一生产力、人才是第一资源、创新是第一动力 加快建设科技强国,实现高水平科技自立自强
氢能科技 沙蓬绿色种养产业模式 联源科技 超联科技 园区 园区 园区 园区 园区

高速信号处理系统

   2016-03-10 科技网整理
33
核心提示:高速信号处理系统采用CPCI结构机箱,前后插板模式,后板为数据接收显示板,负责接收图像数据、显示、发送计

 

高速信号处理系统采用CPCI结构机箱,前后插板模式,后板为数据接收显示板,负责接收图像数据、显示、发送计算结果、接收控制指令,前板为数据处理板,负责各个探测头部的任务处理。前后板通过CPCI底台图像总线、数据总线进行通讯。在CPCI 机箱内可以插入多个数据处理板卡,完成对多路图像的处理。

数据处理板是图像处理系统的核心,采用DSP+FPGA的处理架构,FPGA主要负责对图像的预处理和部分跟踪算法,DSP主要负责完成图像处理各个任务的计算。为满足不同的系统功能,用户可选择具有定点或浮点处理能力的高速并行处理单元。

(a) 基于高速定点DSP的并行处理单元

DSP-C6455-M4定点数据处理单元

DSP-C6455-M4定点数据处理板技术指标:

板型

6U cPCI标准板卡

尺寸

23.5cm×16.5cm

处理能力

4 × TMS320C6455 @ 1GHz

2 × XC4VLX8

1 × Virtex II Pro

传输能力

板内节点间SRIO:4×3.125Gbps

DSP与FPGA间:32bit@100MHz

存储能力

每个DSP外接1G DDRII-533@32bit

典型功耗

20W

(b) 基于高速浮点DSP的并行处理单元

DSP-TS201-M4数据处理板

DSP-TS201-M4浮点数据处理板技术指标:

板型

6U cPCI标准板卡

尺寸

23.5cm×16.5cm

处理能力

4 × TS201 @ 600MHz

2 × XC4VLX8

1 × Virtex II Pro

传输能力

板内节点间link port:1Gbps

DSP与FPGA间:32bit@100MHz

存储能力

每个DSP外接1G DDRII-533@32bit

典型功耗

20W

 
联系人:徐智勇
连电话:028-85101561
  免责声明:科技网发布的科技成果相关信息系根据科技成果信息提供方提供的信息内容进行发布。 科技网作为信息收集、发布平台,仅对科技成果相关信息内容进行发布,不对所发布科技成果的相关信息的真实性、完整性、准确性和合法性负责,不保证所发布科技成果的名称、图片、描述与科技成果的实际相符,也不对科技成果做任何担保和承诺。
 
 
更多>同类资讯
推荐图文
推荐资讯
点击排行
网站首页  |  关于我们  |  联系方式  |  使用说明  |  隐私政策  |  免责声明  |  网站地图  |   |  粤ICP备05102027号

粤公网安备 44040202001358号